当前位置: 首页 > news >正文

XCZU19EG-2FFVC1760I Xilinx赛灵思FPGA Zynq UltraScale+MPSoC

XCZU19EG-2FFVC1760I 属于 Zynq UltraScale+MPSoC EG(Enhanced General)系列,采用 20nm FinFET+ 工艺制造,该型号的速度等级为 -2(0.85V VCCINT)、工业级温度(-40℃ 至 +100℃),典型应用核心频率为 APU 最高 1.3 GHz,RPU 600 MHz,GPU 667 MHz,片上 SRAM 大小为 256 KB,用于实时处理和系统管理​

集成四核 Arm Cortex-A53 MPCore™ 处理器,支持 NEON SIMD、单/双精度浮点运算,配备每核 32 KB L1 缓存和 1 MB 共享 L2 缓存,用于高性能应用执行​

双核 Arm Cortex-R5F 实时处理器,具备单/双精度浮点能力、32 KB/32 KB L1 缓存以及片上 TCM,用于时序敏感任务和安全关键控制

ARM Mali-400 MP2 GPU,配备 64 KB 专用 L2 缓存,可加速图形和视觉算法,提升视频处理和可视化性能

256 KB 片上 SRAM,带 ECC 校验机制;外部存储接口支持 DDR4/DDR3/DDR3L/LPDDR4/LPDDR3、eMMC、NAND、Quad-SPI,满足多样化内存需求

提供 1,143,450 个系统逻辑单元(CLB),包括 522,720 个 LUT 和 1,045,440 个 Flip-Flop,可实现大规模数字逻辑设计和定制协处理

分布式 RAM 容量 9.8 Mb,Block RAM 容量 34.6 Mb(共 984 块 BRAM),UltraRAM 容量 36.0 Mb(共 128 块),为高带宽缓冲和深度数据存储提供硬件支持​

DSP 切片数量达 1,968,含乘加与累加单元,可加速滤波、FFT、矩阵运算等信号处理算法

时钟管理资源丰富,PS 侧提供五个 PLL,可灵活配置 APU、RPU、DDR 控制器及外设时钟域,支持动态时钟调整

相关文章:

  • QT多元素控件及其属性
  • HTTP代理基础:网络新手的入门指南
  • 【HFP】蓝牙HFP协议来电处理机制解析
  • vue实现静默打印pdf
  • 利用HandlerMethodArgumentResolver和注解解析封装用户信息和Http参数
  • 【k8s】Taint污点)、Toleration(容忍)
  • 事关数据安全,ARM被爆不可修复漏洞
  • 在KEIL里C51和MDK兼容以及添加ARM compiler5 version编译器
  • 单片机通讯外设 (UART)、I2C、SPI、CAN 和 LIN 时序分析 使用场景以及优缺点对比分析报告
  • Ubuntu 环境下控制蓝牙适配器
  • JVM理解(通俗易懂)
  • Python内置函数---bin()
  • 11.thinkphp的模板
  • java将pdf转换成word
  • 3DGS之齐次坐标
  • 用户模块-SpringEvent观察者模式
  • ToB标杆!容联云入选量子位「2025中国AIGC应用报告」
  • CSS内边距、外边距、边框
  • 深入微服务核心:从架构设计到规模化
  • CSS初识
  • 商务部召开外资企业圆桌会
  • 为博流量编造上海车展谣言,造谣者被公安机关依法行政处罚
  • 乌代表团与美特使在伦敦举行会谈,双方同意继续对话
  • “下一个高增长市场,还是中国”,龚正市长会见参加上海车展的国际企业高管
  • 央行研究局局长答澎湃:持续优化跨境金融服务政策工具箱,有效支持企业走出去
  • 神舟二十号载人飞行任务新闻发布会将于4月23日上午召开